

# מערכות ספרתיות ומבנה המחשב (044252) סמסטר אביב + קיץ תשע"ט

# בחינה סופית – מועד ב 7 באוקטובר 2019



משך המבחן: 3 שעות (180 דקות). תכננו את זמנכם היטב.

<u>חומר עזר</u>: אין להשתמש בכל חומר עזר בכתב, מודפס או אלקטרוני, פרט לדפי העזר שיחולקו במהלך הבחינה. <u>הנחיות והוראות</u>:

- הבחינה כתובה על גבי 20 עמודים כולל עמוד זה (בדקו בתחילת הבחינה שלא חסרים לכם עמודים).
- בתחילת הבחינה תקבלו חוברת בחינה, מחברת טיוטה, דפי עזר וטופס תשובות ממוחשב. בסיום הבחינה,
   החזירו את חוברת הבחינה וטופס התשובות הממוחשב בלבד.
  - יש לענות על כל השאלות בגוף המבחן.
  - אין לתלוש או להפריד דפים מחוברת הבחינה, ממחברות הטיוטה ומדפי העזר.
- רשמו את מספר הסטודנט שלכם על חוברת הבחינה (בראש עמוד זה), על דפי העזר, ועל כל מחברות
  - . לא מורדות נקודות (אין "קנס") בגין תשובה שגויה. לכן, כדאי לסמן תשובה כלשהי לכל שאלה.
- ציון השאלות רב הברירה ייקבע על סמך סריקה ממוחשבת של טופס התשובות בלבד. לא לשכוח לסמן בטופס התשובות הממוחשב את מספר הטור שלכם (מופיע בראש עמוד זה).
- אסור שימוש בכל חומר חיצוני. אסורה העברת חומר כלשהו בין הנבחנים, ואסורה כל תקשורת עם אנשים אחרים או כל מקור מידע. האיסור חל על כל צורות התקשורת מילולית, חזותית, כתובה, אלקטרונית, אלחוטית, טלפתית, או אחרת. בפרט, אין להחזיק בטלפון סלולארי.

# בהצלחה!



## שאלה 1 (5 נקודות)

נתונים שני ה- modules הבאים:

```
module mymodule (
  input logic clk.
  input logic rst,
  output logic done
);
  parameter N = 3;
  logic [31:0] w;
  always_ff @(posedge clk, posedge rst) begin
    if (rst == 1'b1) begin
       w \le 32'd0;
    end
    else begin
       if (w < N - 1) begin
         w \le w + 1;
       end
       else if (w == N - 1) begin
         w \le 32'd0;
       end
    end
  end
  always_comb begin
    if (w == N - 1) begin
       done = 1'b1;
    end
    else begin
       done = 1'b0;
    end
  end
endmodule
```

```
module mymodule2 (
  input logic clk,
  input logic rst,
  output logic out
);
  logic w1;
  logic w2;
  mymodule uut1 (clk, rst, w1);
  mymodule #(.N(2)) uut2 (clk, rst, w2);
  always_comb begin
    if ((w1 == 1'b1) && (w2 == 1'b1)) begin
       out = 1'b1;
    end
    else begin
       out = 1'b0;
    end
  end
endmodule
```



.reset של clk של clk מחברים שעון ואל כניסת ה-mymodule2 של clk אל כניסת ה-clb של mymodule2 את הערך reset אל כניסת ה-reset אל מחזורי שעון יקבל הסיגנל

- 2 -א
- ב- 3
- 4 -ג
- 5 -т
- ה- 6

#### 'התשובה הנכונה היא ה

ה-module הראשון שנתון בשאלה, mymodule, מממש counter שכאשר הוא מסיים לספור עד N, מוציא ביציאה done את הערך הלוגי 1. ב-mymodule2 יוצרים שני counter של ה-counter, כאשר הראשון מביניהם סופר עד 3 והשני סופר עד 2 (כי בראשון משתמשים בערך ברירת-המחדל של N, המוגדר בתוך mymodule, ובשני מגדירים ערך שונה ל-N כאשר מבצעים module instantiation). היציאה out תכיל ערך לוגי 1 כאשר סיגנלי ה-done של שני ה-instances יהיו בעלי ערך לוגי 1. זה יקרה כל 6 מחזורי שעון (המכפלה המשותפת המינימלית של שני המספרים), כפי שניתן לראות בסימולציה המצורפת:





## שאלה 2 (5 נקודות)

נגדיר שיטת ייצוג חדשה בשם 'גודל וסימן' ( $sign\ \&magnitude$ ) לייצוג מספרים שלמים בעלי סימן. בשיטה זו, עבור מספר בן N סיביות, משתמש ב- N-1 הסיביות התחתונות כדי לייצג את הערך המוחלט של המספר בייצוג בינארי, וב- MSB כדי לקבוע את הסימן, באופן הבא:



$$sign = \begin{cases} 0 - positive \\ 1 - negative \end{cases}$$

. השווה ל- '1' משמעו מספר חיובי, וה- MSB השווה ל- '1' משמעו מספר שלילי.

#### :דוגמאות

- -1 המספר 1011 בייצוג sign & magnitude שווה ל- (-3) שווה ל- (-3) בבסיס 10. הסבר: המספר מורכב מ- 4 סיביות, הערך המיוצג ב- 3 הסיביות התחתונות הוא 3, וה- MSB השווה ל- (-3) מסמן שהמספר הוא שלילי ולכן הערך בבסיס 10 הוא (-3).
  - -2 המספר 2110 בייצוג sign & magnitude שווה ל- 3 בבסיס 10.
    - .0 שימו לב ש- 0 ... 10 ו- 0 ... 00 שניהם מייצגים את הערך

בשאלה זו, מעוניינים לממש רכיב המכפיל בין שני מספרים בני 2 סיביות כל אחד המיוצגים בשאלה זו, מעוניינים לממש רכיב המכפיל בין שני מספר בייצוג זה בעל מספר סיביות מינימאלי הדרוש בשיטת  $sign\ \&\ magnitude$ , לייצוג התוצאה.

ברשותכם מספר בלתי מוגבל של השערים הלוגיים:

AND, OR, NAND, NOR, XOR, XNOR, NOT

לכל אחד מהשערים יש <u>2 כניסות בלבד</u> (למעט שער NOT יש לו רק כניסה אחת).

מבין התשובות הבאות, מהו מספר השערים <u>המינימלי</u> הנדרש על מנת לממש את המכפל המבוקש?

- 1 -א
- ב- 2
- 3 -ג
- 4 -т
- ה- 5



התשובה הנכונה היא ב׳

ערכי כניסה האפשריים של כל מספר הן : 1,0,-1, ולכן מוצא המכפל יכול להיות רק 1,0,-1 בן 2 sign & magnitude מכאן שכדי לייצג את מוצא המכפל יש להשתמש במספר בייצוג את מוצא המכפל יש להשתמש במספר סיביות. נכתוב את טבלת האמת של המכפל (הכניסות הן  $a_1a_0$  ו- $b_1b_0$ , היציאה היא  $a_1a_0$  סיביות. נכתוב את טבלת להיות 00 או 10.

| $b_1$       | $b_0$            | $a_1$                 | $a_0$       | $c_1$                      | $c_0$                           |
|-------------|------------------|-----------------------|-------------|----------------------------|---------------------------------|
| 0           | 0                | 0                     | 0<br>1      | φ                          | 0                               |
| 0           | 0                | 0                     | 1           | φ                          | 0                               |
| 0           | 0                | 1                     | 0           | φ                          | 0                               |
| 0           | 0                | 1                     | 1           | φ                          | 0                               |
| 0           | 1                | 0                     | 0           | φ<br>φ<br>φ<br>φ<br>0<br>φ | 0<br>0<br>0<br>0<br>0<br>1      |
| 0           | 1<br>1<br>1<br>0 | 0<br>1<br>1<br>0      | 1           | 0                          | 1                               |
| 0           | 1                | 1                     | 0           | φ                          | 0                               |
| 0           | 1                | 1                     | 1           | 1                          | 1                               |
| 1           | 0                | 0                     | 0           | φ                          | 0                               |
| 1<br>1<br>1 | 0 0 0            | 0                     | 1           | φ                          | 0                               |
| 1           | 0                | 1                     | 0           | φ                          | 0                               |
| 1           | 0                | 0<br>1<br>1<br>0<br>0 | 1           | φ<br>φ<br>φ<br>φ           | 0                               |
| 1           | 1                | 0                     | 0           | φ                          | 0                               |
| 1           | 1                | 0                     | 0<br>1<br>0 |                            | 1<br>0<br>0<br>0<br>0<br>0<br>1 |
| 1           | 1                | 1                     | 0           | φ<br>0                     | 0                               |
| 1           | 1                | 1                     | 1           | 0                          | 1                               |

לכן מפות קרנו של המוצאים זה: <u>CO</u>:

| $a_1a_0\backslash b_1b_0$ | 0 | 0 | 1  | 1 |
|---------------------------|---|---|----|---|
|                           | 0 | 1 | 1  | 0 |
| 00                        | 0 | 0 | 0  | 0 |
| 01                        | 0 | 1 | 1  | 0 |
| 11                        | 0 | 1 | 1) | 0 |
| 10                        | 0 | 0 | 0  | 0 |

$$c_0 = a_0 b_0$$
 :C1

| $a_1a_0\backslash b_1b_0$ | 0                      | 0      | 1 | 1      |
|---------------------------|------------------------|--------|---|--------|
|                           | 0                      | 1      | 1 | 0      |
| 00                        | φ                      | φ      | φ | φ      |
| 01                        | φ                      | 0      | 1 | $\phi$ |
| 11                        | φ                      | 1      | 0 | φ      |
| 10                        | $\langle \phi \rangle$ | $\phi$ | φ | φ      |

$$c_1 = a_1 \overline{b_1} + \overline{a_1} b_1 = a_1 \oplus b_1$$

לכן, כדי לממש את המכפל צריך להשתמש רק בשניים מהשערים הנתונים: 2-input-AND ו-2-input-XOR.



### שאלה 3 (5 נקודות)

שני מהנדסים מתקשרים ביניהם באמצעות "קוד חזרות" באורך r>2. בקוד זה, כל סיבית שני מהנדסים ברצף. משודרת r

ידוע שלפעמים, על קו התקשורת נוצרת שגיאה בצורת התהפכות <u>ביט אחד בלבד</u>. אחד המהנדסים מעוניין לתכנן מערכת <u>צירופית</u> שמטרתה לשחזר את הביט המקורי שנשלח, מתוך המילה שהתקבלה. כלומר, המערכת מקבלת כקלט מילה באורך r ומייצרת פלט בן סיבית אחת שערכה כערך הסיבית שהופיעה יותר פעמים במילה.

#### דוגמה:

עבור r=4 והקלט 1011, הפלט של המערכת יהיה 1, מכיוון שיש יותר '1' מ- '0' בקלט r=4 המערכת.

תכננו את המערכת עבור r=4 וצמצמו אותה ככל שניתן <u>כסכום מכפלות.</u> נתונים השערים הבאים:

|     | $tpd_{LH}$   | $tpd_{HL}$   |
|-----|--------------|--------------|
| AND | 10 <i>ns</i> | 25 <i>ns</i> |
| OR  | 15 <i>ns</i> | 5 <i>ns</i>  |
| NOT | 5 <i>ns</i>  | 6ns          |

הערה: לכל אחד מהשערים יש <u>2 כניסות בלבד</u> (למעט שער NOT יש לו רק כניסה אחת).

?מבין התשובות הבאות, מהו ה-  $t_{nd}$  - מבין התשובות הבאות, מהו

| WX       |    |    |    |    |
|----------|----|----|----|----|
| yz       | 00 | 01 | 11 | 10 |
| 00       |    |    | ф  |    |
| 00<br>01 |    | ф  | 1  | ф  |
| 11       | ф  | 1  | 1  | 1  |
| 10       |    | ф  | 1  | ф  |

א- 25 ns ב- 30 ns ג- 35 ns ד- 36 ns ה- 40 ns

התשובה הנכונה היא ב׳

לכן הפונקציה הינה: f(w,x,y,z) = yz + wx בינה: f(w,x,y,z) = yz + wx בשימו לב שאין צורך בשימוש במכפלות נוספות, שכן כל ה- '1' כבר מסומנים.



ולכן חישוב ה- tpd הינו:

$$tpd_{LH} = tpd_{LH}(AND) + tpd_{LH}(OR) = 25ns$$
  
 $tpd_{HL} = tpd_{HL}(AND) + tpd_{HL}(OR) = 30ns$   
 $\rightarrow tpd = 30ns$ 



## <u>שאלה 4 (5 נקודות)</u>

מהנדסת חשמל מעוניינת לחשב סכום של מספרים המאוחסנים בשני רגיסטרים בעלי <u>3</u> מהנדסת חשמל מעוניינת לחשב סכום של מספרים המאוחסנים בשני רגיסטרים בעלי <u>4 ביטים (הביט הנוסף הוא ה- Carry Out</u> של הרכיב האחרון).

וסיביות  $a,b,\mathcal{C}_{in}$  סיביות כניסה צירופיים, בעלי סיביות אירופיים 1 רכיבי Full Adder בידי המהנדסת ישנם 3 רכיבי $s,\mathcal{C}_{out}$  ומוצא מוצא כל אחת מהכניסות והיציאות הינה סיבית בודדת).

המהנדסת מעוניינת לבנות מערכת <u>מצונרת</u> (Pipeline) כפי שלמדה בקורס, על מנת להשיג תפוקה (Throughput) גבוהה ככל האפשר בעדיפות ראשונה, ושימוש במינימום פליפ-פלופים בעדיפות שניה.

מבין התשובות הבאות, מהי כמות הפליפ-פלופים המינימלית הנדרשת למימוש המערכת?

- 13 -א
- ב- 14
- ג- 15
- 16 -т
- ה- 17

#### התשובה הנכונה היא ג׳





### שאלה 5 (5 נקודות)

מהנדסת פישטה פונקציה כלשהי f(x,y,z) לצורה <u>המצומצמת ביותר כמכפלת סכומים,</u> וקיבלה את הביטוי הבא:

$$x \cdot (z' + y)$$

בהתייחסות לצורה של סכום מכפלות, איזו מהטענות הבאות נכונה?

- א- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: x, רק במקרה שקיים א- ייתכן שהביטוי המצומצם ביותר בצורה של  $don't\ care$
- ב- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: x, גם אם לא קיימים ב-  $don't\ care$ 
  - ג- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: xy, רק במקרה על מהביטוי המצומצם ביותר במפה.  $don't\ care$
- ד- ייתכן שהביטוי המצומצם ביותר בצורה של סכום מכפלות הוא: xy, גם אם לא קיימים  $don't\ care$ 
  - ה- בהכרח מתקיים ש- xyz שווה ל- 1.

#### התשובה הנכונה היא ה׳

נראית כך:  $don't\ care$  נראית כר כמכפלת סכומים ללא  $x\cdot(z'+y)$ 

| z | 00 | 01 | 11 | 10 |
|---|----|----|----|----|
| 0 | 0  | 0  |    |    |
| 1 | 0  | 0  |    | 0  |

 $x \cdot y' \cdot z = \emptyset$  שם נוסיף צירופי ברירה כדי לקבל את כסכום מכפלות נקבל ש- אם נוסיף צירופי ברירה כדי לקבל סכומים בסתירה לנתון שהפונקציה מצומצמת. ואז יהיה ניתן לצמצם את הפונקציה כמכפלת סכומים בסתירה לנתון שהפונקציה מצומצמת תשובה ב- לא אפשרי, כיוון שיש חפיפה במפה בין הייצוג כמכפלת סכומים והייצוג כסכום מכפלות, וזה יתכן רק במקרה שיש don't care.

תשובה ג' – לא יתכן, כיוון שבמקרה זה 'xy'z' הוא xy'z' אבל אז ניתן לצמצם את תשובה ג' – לא יתכן, כיוון שבמקרה זה xy'z' הוא xy'z' בסתירה לנתון שהפונקציה מצומצמת.

תשובה ד' – לא יתכן, כיוון שבמקרה זה בהכרח יש '1' ב- 'xyz', xyz, xy'z', ככה שהפונקציה xz' + xy ככה מכפלות היא:

תשובה ה' – אם נניח בשלילה שב- xyz יש 0 או צירוף ברירה, נקבל שיהיה ניתן לצמצם את הפונקציה כמכפלת סכומים בסתירה לנתון, ולכן בהכרח יש שם '1'.



## <u>שאלה 6 (5 נקודות)</u>

נתון המעגל הבא:



#### ונתונים מאפייני רכיבי המעגל:

|                  | NOT         | AND   | XOR   | FF    |
|------------------|-------------|-------|-------|-------|
| $T_{pd}/T_{pCQ}$ | 10 ns       | 20 ns | 30 ns | 40 ns |
| $T_{cd}/T_{cCQ}$ | 5 <i>ns</i> | 10 ns | 15 ns | 20 ns |
| $T_{su}$         |             |       |       | 10 ns |

FFA שני ה- FF ים חוברו לשעון המעגל clk, אך נוצר  $t_{skew}$  ביניהם, כך שהשעון שמזין את FFA. מגיע לפני השעון שמזין את FFB. בנוסף, נתוני  $t_{skew}$  זהים לאלו של

 $t_{skew} = 30ns$  בנוסף, נתון ש

?בהנחה שתנאי hold מתקיים, מהו תדר העבודה המרבי בו ניתן להפעיל את המעגל

9.09 *MHz* -א

8.33 *MHz* -ב

7.14 *MHz* - ג

6.67 *МНz* -т

6.25 MHz -ה

התשובה הנכונה היא ג׳

המסלול הארוך ביותר מיציאת FFb לכניסת FFa:

$$Tmin \le TpCQ(FFb) + Tpd(NOT) + Tpd(AND) + Tpd(XOR) + Tsu(FFa) + skew = 140ns$$

המסלול מיציאת FFa לכניסתו:

$$Tmin \le TpCQ(FFa) + 2Tpd(NOT) + Tpd(AND) + Tpd(XOR) + Tsu(FFa) = 120ns$$

 $T_{min}$  בעקבות ההשהיה של השעון, המסלול בין ה FFים ארוך יותר ולכן קובע את 1/140ns = 7.14MHz



## <u>שאלה 7 (5 נקודות)</u>

נתון קטע הקוד הבא:

slli t0, s0, 3 add t0, t0, s1 mul s3, t0, s2 mul s3, s3, s3 mul s3, s3, t0

נתון שלפני הרצת הקוד:

s0 = x s1 = y s2 = z

?מה יהיה הערך ברגיסטר s3 בסיום ריצת התוכנית

```
[z^2(x+8y)^2] \ mod \ 2^{32} -א

[z^2(x+8y)^3] \ mod \ 2^{32} -ב

[z^3(x+8y)^3] \ mod \ 2^{32} -ד

[z^2(8x+y)^3] \ mod \ 2^{32} -ד

[z^3(8x+y)^3] \ mod \ 2^{32} -ד
```

התשובה הנכונה היא ד׳



## <u>שאלה 8 (5 נקודות)</u>

נתונה הפונקציה הבאה:

$$f(w, x, y, z) = \sum_{0} (0, 2, 5, 8, 10, 13, 15) + \sum_{0} (3, 7, 11)$$

. בעזרת רכיבי FA מעוניינים לממש את הפונקציה f(w,x,y,z) בעזרת רכיבי f(w,x,y,z)

מבין התשובות הבאות, מהו מספר רכיבי ה- FA <u>המינימלי</u> הנדרש כדי לממש את הפונקציה f(w,x,y,z)

- 1 -א
- ב- 2
- ג- 3
- 4 -т
- ה- לא ניתן לממש את הפונקציה בעזרת רכיבי FA וקבועים בלבד.

#### <u>תזכורת:</u>



$$S(a, b, C_{in}) = a \oplus b \oplus C_{in}$$
  

$$C_{out}(a, b, C_{in}) = a \cdot b + a \cdot C_{in} + b \cdot C_{in}$$

#### התשובה הנכונה היא א׳

| פתרון         |    |    |    |    |   |
|---------------|----|----|----|----|---|
| $\frac{wx}{}$ | 00 | 01 | 11 | 10 |   |
| yz            |    |    |    | ,  |   |
| 00            | 1  |    |    | /1 |   |
| 01            |    | 4  | 1  |    |   |
| 11            | Ø  | Ø  | 1  | Ø  |   |
| 10            | 1  |    |    | 1  | 1 |
|               |    |    |    |    |   |

$$f(w, x, y, z) = x'z' + xz = \overline{x \oplus y} = x \oplus y \oplus '1' = S(x, y, '1')$$



## שאלות 9 (5 נקודות)

בחברת "אין יותר הזדמנויות" מעוניינים לתכנן מנעול סדרתי בן 3 ספרות עשרוניות 9-0 באופן הבא:

בעת הכנסת הסיסמה, נותנים למשתמש 3 הזדמנויות כדי להכניס את רצף הספרות הנכון. עבור כל ספרה נכונה שהמשתמש מכניס, המנעול מדליק נורה ירוקה ועוברים לספרה הבאה, אחרת המנעול מדליק נורה אדומה ונותן למשתמש עוד הזדמנות להכניס את הספרה מחדש. שימו לב שיש חשיבות לסדר הכנסת הספרות, וכשהמשתמש מכניס ספרה שגויה הוא מקבל עוד הזדמנות להכניס את הספרה הנכונה ואינו מתחיל מחדש.

אם המשתמש מכניס ספרה שגויה <u>3 פעמים (לאו דווקא ברצף),</u> המנעול יינעל לנצח ולא יהיה ניתן לפתוח אותו שוב. אחרת, כל פעם שמכניסים את הסיסמה הנכונה, המנעול נפתח ונותנים למשתמש 3 הזדמנויות חדשות לפעם הבאה שבה הוא ינסה לפתוח את המנעול.

<u>דוגמה</u> בהנחה שהסיסמה הנכונה היא 123

| #cycle | 1   | 2     | 3   | 4     | 5     | 6     | 7   | 8     | 9   |
|--------|-----|-------|-----|-------|-------|-------|-----|-------|-----|
| input  | 0   | 1     | 6   | 2     | 3     | 1     | 7   | 2     | 9   |
| output | red | green | red | green | green | green | red | green | red |

| #cycle | 10  | 11  | 12  |
|--------|-----|-----|-----|
| input  | 9   | 3   | 3   |
| output | red | red | red |

הסבר: במחזור שעון 5 המנעול נפתח בפעם הראשונה ולכן מספר ההזדמנויות חוזר להיות 3 (למרות שבמחזור שעון 1 ו-3 הוכנסו ספרות שגויות). במחזור שעון 10 הוכנסה ספרה שגויה בפעם השלישית ולכן המנעול ננעל לנצח והנורה תראה צבע אדום כל הזמן למרות שבמחזור שעון 11 הוכנסה הספרה האחרונה הנכונה.

מהו מספר המצבים במכונת מילי המצומצמת?

8 -א

ב- 9

ג- 10

11 -т

ה- 12 או יותר



#### התשובה הנכונה היא ג׳

#### :'דרך א'

### ?מה צריך לזכור

- 1- כמה שגיאות התקבלו עד עכשיו: 0,1,2
- 2- לאיזה ספרה אנחנו מחכים בקלט: הראשונה, השנייה או השלישית
  - -3 מצב בור שכל הזמן מוציא צבע אדום

מאחר והמאורעות 1 ו-2 בלתי תלויים, כדי למצוא את כל הקומבינציות האפשריות צריך להכפיל בין מספר האפשרויות של כל מאורע ולכן סה״כ מספר המצבים יהיה:

$$\#states = 3 \cdot 3 + 1 = 10$$

#### דרך ב' - לצייר את מכונת המצבים:



בתוך כל מצב רשום את רצף הספרות החוקיות שהמצב זוכר (בהנחה שהסיסמה הנכונה היא  $d_0d_1d_2$ , ומספר ההזדמנויות שנותרו. על החצים רשום הקלט הנוכחי, והמוצא של המערכת (0 אדום, 1 ירוק).



## <u>שאלה 10 (7 נקודות)</u>

 $T_{clk}=15\ ns$  מעוניין לממש את המעגל הבא, עבור זמן מחזור של



### נתונים הרכיבים (נתוני רכיב ה-NOT חסרים):

| [ <b>ns</b> ] | $t_{cd} \setminus t_{cCQ}$ | $t_{pd} ackslash t_{pCQ}$ | $t_{setup}$ | t <sub>hold</sub> |
|---------------|----------------------------|---------------------------|-------------|-------------------|
| AND           | 2                          | 6                         |             |                   |
| FF            | 1                          | 4                         | 3           | 4                 |

המהנדס שם לב שתנאי hold של FF3 בוודאות לא מתקיים. כדי לתקן זאת, המהנדס מעוניין hold המהנדס שם לב שתנאי NOT בין המוצא של FF2 לכניסה המידע של n



נתון שהמעגל עומד בכל תנאי ה-setup ו-bold ו<u>וסיגנל המוצא (מוצא FF3) מתנהג כפי</u> שהמהנדס התכוון במעגל המקורי.

:FF2 ל-setup של המעגל בין FF1 ל-setup רשמו את תנאי

| <u>·</u>                                                                        |
|---------------------------------------------------------------------------------|
|                                                                                 |
| -<br>של המעגל בין FF2 ל-FF3 כתלות ב-n:                                          |
|                                                                                 |
| -<br>של המעגל בין FF1 ל-FF2:<br>שמו את תנאי hold של המעגל בין יון דישמו את תנאי |
|                                                                                 |
| -<br>שמו את תנאי hold של המעגל בין FF2 ל-FF3 כתלות ב-n:                         |
|                                                                                 |
| n איבטיחו פעולה תקינה של המעגל? $n$ שיבטיחו פעולה תקינה של המעגל?               |



פתרון

בהינתן שתנאי hold של רכיבי FF2 ו-FF3 מתקיימים נקבל את האי-שיוויונים הבאים:

$$t_{hold} \le t_{cCO} + t_{cd}(AND) + t_{cd}(NOT) \Rightarrow 4 \le 1 + 2 + t_{cd}(NOT) \Rightarrow 1 \le t_{cd}(NOT)$$

$$t_{hold} \le t_{cCO} + n \cdot t_{cd}(NOT) \Rightarrow 4 \le 1 + n \cdot t_{cd}(NOT) \Rightarrow 3 \le n \cdot t_{cd}(NOT)$$

כדי שהמעגל יתפקד לכל ערכי  $t_{cd}(NOT)$  האפשריים צריך להתקיים האי-שיוויון הבא:

$$3 \le n \cdot 1 \Rightarrow 3 \le n$$

בהינתן שתנאי setup של רכיבי FF2 ו-FF3 מתקיימים נקבל את האי-שיוויונים הבאים:

$$T - t_{setup} \ge t_{pCQ} + t_{pd}(AND) + t_{pd}(NOT) \Rightarrow 15 - 3 \ge 4 + 6 + t_{pd}(NOT)$$
$$\Rightarrow t_{nd}(NOT) \le 2$$

$$T - t_{setup} \ge t_{pCQ} + n \cdot t_{pd}(NOT) \Rightarrow 15 - 3 \ge 4 + n \cdot t_{pd}(NOT)$$
  
\Rightarrow n \cdot t\_{pd}(NOT) \le 8

כדי שהמעגל יתפקד לכל ערכי  $t_{vd}(NOT)$  האפשריים צריך להתקיים האי-שיוויון הבא

$$n \cdot 2 \le 8 \Rightarrow n \le 4$$

מכאן שקיבלנו את התנאים הבאים לתקינות המעגל מבחינה חשמלית:

$$3 \le n \le 4$$

כדי שהמעגל החדש יתפקד לוגית כמו המעגל המקורי צריך שn יהיה זוגי (כדי שפעולות NOT הלוגיות של שערי ה-NOT יבטלו אחד את השני), ולכן נקבל שהתשובה הסופית צריכה להיות:

$$n = 4$$



## שאלה 11 (<del>5</del> נקודות)

מהנדס מתכנן ערוץ תקשורת בין שתי מערכות המבוסס על פרוטוקול UART המעביר 8 סיביות מידע בכל שליחה.

נתון שהמערכות צריכות להעביר ביניהן מילים בנות 32 סיביות בכל העברת מידע, כאשר קצב העברת המילים הללו צריך להיות 1000 מילים בשניה.

?כרצוי שהתקשורת בין המערכות תפעל כרצוי? שה פרוטוקול ה-Tbit של פרוטוקול ה-UART מה צריך להיות ה



פתרון

פרוטוקול UART מעביר בכל שליחה רק 8 סיביות, ולכן צריך 4 העברות ב-UART כדי לשלוח מילה יחידה בת 32 סיביות.

stop--ול-start-bit- ל-start-bit ול--ממן העברת 8 סיביות ב-UART הוא  $10\cdot T_{bit}$  הוא טיביות ב-Bart-bit העברת 8 סיביות ב-bit מחזור לכל סיבית מידע.

לכן, זמן העברת מילה בת 32 סיביות הוא סיביות הוא  $4\cdot 10\cdot T_{bit}=40\cdot T_{bit}$ , וקצב העברת המילים לכן, זמן העברת מילה בת 32 סיביות הוא הללו הוא  $\frac{1}{40\cdot T_{bit}}$ . מהנתון שקצב זה צריך להיות 1000 מילים לשנייה, נקבל:

$$\frac{1}{40 \cdot T_{bit}} = 1000$$

$$T_{bit} = \frac{1}{40 \cdot 1000} = \frac{1 \text{ mSec}}{40} = 0.025 \text{ mSec} = 25 \text{ }\mu\text{Sec}$$



### שאלה 12 (8 נקודות)

כדי לייעל את כתיבת הקוד של תכנית רוצים להוסיף פקודת push למעבד נייעל את נתיבת הקוד של push נכתבת פקודת push. פקודת push נכתבת פקודת

push rs2

כלומר, הפקודה מקבלת רק רגיסטר יחיד כאופרנד. פעולת הפקודה היא להגדיל את stack המחסנית (ה- stack) במילה אחת ולהכניס את ערך הרגיסטר

לצורך ביצוע הפקודה הוספו שני בוררים למעבד  $MultiCycle\ RISCV$ . שני הבוררים מסומנים בעיגול באיור מטה.

מלאו את הטבלה מטה בערכי הסיגנלים המצוינים, כך שפעולת הסיגנלים בכל מחזור שעון תתאים למימוש פקודת ה-push.

יש למלא את הטבלה כך שמספר מחזורי השעון המממשים את הפקודה הוא <u>מינימאלי</u> (אין הכרח למלא את כל העמודות הריקות בטבלה).

 $.\phi$  או 0.1 הסיגנלים לקבל את הערכים , AddrAsel AddrDsel הסיגנלים

 $.\phi$  או 0,1,2 או הערכים את יכולים לקבל את א $Asel,\,Bsel$ 

הסיגנל xor ,sub ,add מקבל שמות של פעולות (למשל: xor ,sub ,add וכו') לפי הפעולה שעליו לבצע, או את הערך  $\phi$  אם סוג הפעולה אינו משנה.

-הסיגנל MemW יכול לקבל את הערכים 0 (עבור קריאה מה-DMEM) או 1 (עבור כתיבה ל MemW וו 1 (עבור כתיבה ל DMEM).



| מס' מחזור שעון | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 |
|----------------|---|---|---|---|---|---|---|---|---|
| AddrAsel       |   |   |   |   |   |   |   |   |   |
| AddrDsel       |   |   |   |   |   |   |   |   |   |
| Asel           |   |   |   |   |   |   |   |   |   |
| Bsel           |   |   |   |   |   |   |   |   |   |
| ALUsel         |   |   |   |   |   |   |   |   |   |
| MemW           |   |   |   |   |   |   |   |   |   |



#### פתרון

נשים לב כי הבוררים הנוספים מאפשרים לנו לבחור באופן קבוע את רגיסטר 2, שהוא ה-stack-pointer. אז כדי לבצע את הפקודה נצטרך לבחור ברגיסטר sp בעזרת הבורר פתובאה ברגיסטר EX. במחזור EX. במחזור EX. לבצע בשלב ה-ALUout. במחזור שעון לאחר מכן להשתמש ב-ALUout ככתובת ל-Mem וכמידע חדש ל-megister-file, כך נכתוב לזכרון ונכתוב לרגיסטר sp באותו מחזור שעון (כלומר נעשה Memory access ו- Write back באותו מחזור שעון).

נשים לב אבל ש-2 מחזורי השעון הראשונים צריכים להישאר אותו הדבר כמו שנלמד בכתה. register - A מהפקודה ככתובת לפורט A ב-register לומר ששלב ה-decode לוקח את שדה ה-rs1 מהפקודה ככתובת לפורט AddrAsel = 0 לא יהיה זמין file. לכן, בשלב ה-decode נצטרך לקבוע את decode והערך של פקרא את הערך במחזור שעון השלישי. לכן, צריך לבצע עוד מחזור שעון של register file בא רק נקרא את הערך של מה-AddrAsel = 1

oה"כ נצטרך 5 מחזורי שעון כדי לבצע את הפקודה push.

הטבלה הבאה מסכמת את ערך הסיגנאלים בכל אחד ממחזורי השעון של הפקודה:

|          | IF  | ID  | ID2 | EX     | Mem+WB |
|----------|-----|-----|-----|--------|--------|
| AddrDsel | φ   | φ   | φ   | $\phi$ | 1      |
| AddrAsel | φ   | 0   | 1   | φ      | φ      |
| Bsel     | 2   | 0   | φ   | 2      | φ      |
| Asel     | 1   | 2   | φ   | 0      | φ      |
| ALUsel   | add | add | φ   | sub    | φ      |
| MemW     | 0   | 0   | 0   | 0      | 1      |



## <u>שאלה 13 (12 נקודות)</u>

מהנדס חשמל שעובד בחברה המתמחה בראייה ממוחשבת מעוניין לבצע מכפלה סקלרית בין וקטורים.

הווקטורים שמורים בתור שני מערכים בזיכרון, כאשר כל איבר בווקטור שמור כמילה בזיכרון.

- ב הרגיסטר S0 מאותחל לראשית המערך הראשון. -
  - באותחל לראשית המערך השני. S1 הרגיסטר
- ביסטר S2 מאותחל לערך 10, שהינו גודל המערכים. -
- עבור כל פעולת הכפלה שנבצע, נגדיל את S5 ב-1 (רגיסטר זה מודד את סיבוכיות האלגוריתם). רגיסטר S5 מאותחל לערך 0 לפני ריצת הקוד להלן.

לבסוף, תוצאת המכפלה נשמרת בכתובת שמאותחלת ברגיסטר S3.

להזכירכם, מכפלה סקלרית בין ווקטורים מוגדרת באופן הבא:

$$< v, u > = v_1 u_1 + v_2 u_2 + \dots + v_n u_n$$

נתון הקוד הבא, שמבצע את הנדרש:

| 1  |       | addi | t3,         | <i>x</i> 0, | 0    |
|----|-------|------|-------------|-------------|------|
| 2  | loop: | lw   | t0,         | 0(s0)       |      |
| 3  |       | lw   | <i>t</i> 1, | 0(s1)       |      |
| 4  |       | mul  | t2,         | <i>t</i> 1, | t0   |
| 5  |       | add  | t3,         | t3,         | t2   |
| 6  |       | addi | <i>s</i> 5  | <i>s</i> 5, | 1    |
| 7  |       | addi | s0,         | <i>s</i> 0, | 4    |
| 8  |       | addi | s1,         | <i>s</i> 1, | 4    |
| 9  |       | addi | s2,         | s2,         | -1   |
| 10 |       | bne  | s2,         | <i>x</i> 0, | loop |
| 11 | end:  | SW   | t3,         | 0(s3)       |      |

החברה מעוניינת להשוות בין שני סוגי מעבדים: Single Cycle RISCV ו-Pipeline RISCV, ולבסוף להחליט איפה להריץ את הקוד.

זמני ריצת השלבים השונים במעבד נתונים בטבלה הבאה (זהים לשני סוגי המעבדים):

| Fetch | Decode | Execute | Memory | Writeback |
|-------|--------|---------|--------|-----------|
| 300ns | 150ns  | 200ns   | 300ns  | 50ns      |

#### א- מה יהיה זמן הריצה של הקוד כולו על גבי מעבד מסוג Single Cycle RISCV

 $T=T_{fetch}+T_{decode}+T_{exe}+T_{mem}+T_{wb}=1000ns$  כלומר, זמן ביצוע פקודה הינו 1000ns. אנחנו יודעים שהלולאה תרוץ 10 פעמים, וישנן 9 פקודות לבצע. SW בנוסף יש עוד 2 פקודות לבצע (Addi בהתחלה ו-  $SV=9\cdot 10+2$ 

בסה"כ, נקבל שזמן הריצה הינו:

 $T_{total} = \#ops \cdot T = 92 \cdot 1000ns = 92,000ns = 92\mu s$ 



כעת החברה מעוניינת להשתמש במעבד מסוג Pipeline RISCV. נתוני המעבד:

- מכיל Bypass בתוך ה- Register File (כלומר, ה- WB לשלב ה- WB לשלב ה- Oecode בין שלב ה- WB לשלב ה- Decode ...
  - אינו מכיל Forwarding נוסף.
  - Load Hazard Detection Unit אינו מכיל
- מניח ש- Branch אינו נלקח, ומבצע Flush ל- Pipe אינו נלקח, ומבצע Branch מניח ש- Execute . נלקחות בשלב ה-
  - .Single Cycle RISCV זמני חלקי המעבד זהים למעבד -
- ב- עזרו למהנדס שתכנן את הקוד והוסיפו פקודות NOP בטבלה להלן במידת הצורך.

לדוגמה: נניח שאנו מעוניינים להוסיף 3 פקודות NOP בין שורה 4 ל- 5, נרשום זאת כך:

| כמות פקודות ה- NOP שנדרש להוסיף | לפני שורה מס' | 'אחרי שורה מס |  |
|---------------------------------|---------------|---------------|--|
| 3                               | 5             | 4             |  |

### מלאו את הטבלה הבאה (אין הכרח למלא את כולה):

| כמות פקודות ה- NOP שנדרש<br>להוסיף | לפני שורה מס' | 'אחרי שורה מס |
|------------------------------------|---------------|---------------|
| 2                                  | 4             | 3             |
| 2                                  | 5             | 4             |
| 2                                  | 10            | 9             |
|                                    |               |               |
|                                    |               |               |
|                                    |               |               |

שימו לב: סעיפים ג' ו-ד' בעמוד הבא.



ג- המהנדס שאינו מרוצה מהפתרון שהצעתם, ביקש שתשנו את הקוד כך שנצטרך להוסיף פחות פקודות NOP. הציעו דוגמה <u>אחת</u> לשיפור הקוד, כך שיכיל פחות פקודות NOP.

|        |       |                  |                   |                       |         | הפתרון האופטימלי |
|--------|-------|------------------|-------------------|-----------------------|---------|------------------|
| 1 2 3  | Loop: | addi<br>lw<br>lw | t3,<br>t0,<br>t1, | x0,<br>0(s0)<br>0(s1) | 0       |                  |
| 6      |       | addi             | s5                | s5                    | 1       |                  |
| 7<br>4 |       | addi<br>mul      | s0,               | s0,<br>t1,            | 4<br>t0 |                  |
| 9      |       | addi             | t2,<br>s2,        | ιι,<br>s2,            | -1      |                  |
| 8      |       | addi             | s1,               | s1,                   | 4       |                  |
| 5      |       | add              | t3,               | t3,                   | t2      |                  |
| 10     |       | bne              | s2,               | x0,                   | loop    |                  |
| 11     | End:  | SW               | t3,               | 0(s3)                 |         |                  |

כל פתרון שבו הוצע סידור מחדש של שורות הקוד ללא פגיעה בפעילות הקוד קיבל את מלוא הנקודות (פתרון שגוי למשל הינו - החלפת שורות 4 ו- 5 אשר יפחיתו NOP אחד, אך פקודה 4 כותבת לתוך רגיסטר שפקודה 5 קוראת ממנו, דבר שלבסוף ישים ערך לא נכון ברגיסטרים). הפתרון של הזזת פקודת ה- bne לתחילת הלולאה לא התקבל משום שעדיין נצטרך להוסיף פעולת קפיצה כלשהי בסוף הלולאה. שימוש ב- jal או ב branch ע"מ לקפוץ לתחילת הלולאה עדיין ידרוש ריקון ה- pipe.

ד- המהנדס שכעת מעוניין לבחור האם להשתמש במעבד Single Cycle או –
 Pipeline, מעוניין להשוות ביניהם מבחינת זמן ריצה כולל.
 בהנחה שבסעיף ג' הצעתם פתרון שמאפשר קוד ללא פקודות NOP בכלל, מה יהיה pipeline זמן הריצה הכולל על מעבד Pipeline?

זמן המחזור של מעבד ה- PP-RV הינו 300ns.

חישוב מספר המחזורים שנדרשים עד להרצת פקודת ה- SW האחרונה: ראשית – 5 מחזורים לביצוע פקודת ה- Addi הראשונה), ומילוי הצינור. כעת במהלך 9 המחזורים הבאים תבוצענה הפקודות הבאות (בגוף הלולאה). במהלך שני המחזורים הבאים יטענו פקודות מספר 11 ו- 12, ונצטרך לעשות להן Flush (כלומר יתווספו שתי פקודות NOP) סה"כ, 11 מחזורים לביצוע הלולאה פעם אחת. נחזור על הלולאה 9 פעמים. בריצה ה- 10 והאחרונה של הלולאה, נבצע את 9 הפקודות + פקודות ה- SW (מבלי לעשות Flush), סה"כ 10 מחזורים. כלומר:

$$\#cycles = 5 + 9 \cdot 11 + 10 = 114$$

וזמן הריצה יהיה:

 $T_{PP} = 114 \cdot 300ns = 34,200ns$ 

.92,000ns :SC -לעומת זמן הריצה של מעבד

לכן, המהנדס יבחר להשתמש במעבד ה- PP.

הרבה מאוד סטודנטים קיבלו שזמן הריצה ע"ג מעבד ה- Pipeline ארוך יותר מה Single Cycle. זהו מצב שיכול לקרות רק במקרים נדירים, ואתם צריכים לשים לב שהפתרון שקיבלתם הגיוני! סטודנטים נוספים התייחסו ל- Flush במקרים של קפיצה בתור הוספת פקודות NOP, ולכן לא הכניסו אותם לחישוב (התשובה שהתקבלה להם היא 28,880ns). תשובה זו אינה נכונה והתקבל עליה ניקוד חלקי.



# <u>שאלה 14 (8 נקודות)</u>

נתון מעבד  $MultiCycle\ RISCV$  כפי שנלמד בכיתה. בעת ייצור בקר המעבד קרתה תקלה IRwrite והקו



האם קיימת פקודה אחת או יותר שיעבדו כהלכה למרות התקלה (הקף בעיגול)?



אם סימנתם כן, מי מהפקודות הבאות <u>בהכרח</u> תעבודנה כהלכה למרות התקלה (הקף בעיגול)?

R-type LW SW BEQ Jump



פתרון

רק פקודת BEQ תעבוד כהלכה.

בעליית IR בעליית (PC שנמצאת בכתובת) במעבד ללא תקלה, הפקודה הנוכחית (שנמצאת בכתובת) השעון בסוף שלב ה Fetch ואז תישאר ללא שינוי עד סוף ריצת הפקודה. התקלה תגרום לכך שהפקודה הבאה (שנמצאת בכתובת PC+4) תטען לרגיסטר IR לכך שהפקודה הבאה (שנמצאת בכתובת שלב ה Decode. במקרה זה, הרגיסטרים הנכונים rs1,rs2 יקראו בשלב ה Decode (ויטענו לרגיסטרים A ו- B בסופו), כך שניתן להשתמש בהם נכונה בשלב ה Execute. במקרה של BEQ, בשלב ה- Execute משווים בין הערכים השמורים ברגיסטרים A ו- B וקופצים לכתובת ששמורה ברגיסטר ALUout רק אם הם שווים. זה מתבצע באופן תקין. פקודות R-type לא יתבצעו כהלכה, כיוון שבשלב ה WB צריך לכתוב את הערך שחושב בrd לרגיסטר rd, ובשלב זה כבר לא ידוע מיהו ה- rd של הפקודה הנוכחית. באותו האופן, פקודות LW לא יתבצעו כהלכה כיוון שבשלב ה WB צריך לכתוב את הערך שאינו ידוע מיהו. rd שנקרא מהזיכרון לרגיסטר פקודת SW לא תתבצע כהלכה כיוון שבשלב ה Memory כבר יהיה ברגיסטר מרגיסטר rs2 של הפקודה הבאה, כך שיכתב הערך הלא נכון (לכתובת הנכונה). IR נקרא מרגיסטר immediate ה execute פקודת לא תעבוד כהלכה כיוון שבשלב ה ומחובר ע"י ה- ALU ל- PC הנוכחי (מרגיסטר PCC). כאמור, בשלב זה, הפקודה ששמורה ב IR זו כבר הפקודה הבאה ולכן ה- immediate יהיה שגוי.



## שאלה 15 (8 נקודות<u>)</u>

dam מעוניינים להוסיף תמיכה בפקודה חדשה בשם RISCV במעבד מסוג (double access memory):

dam rd, rs, imm # RegFile[rd] = Mem[Mem[rs + imm]]

הפקודה ניגשת <u>לזיכרון המידע</u> פעמיים: בפעם הראשונה ניגשים לכתובת שמחושבת ע"י חיבור תוכן הרגיסטר rs וערך ה-imm. בפעם השנייה ניגשים לכתובת שנקראת מתוך הזיכרון בגישה הראשונה, ואת הערך שקוראים מתוך הזיכרון כותבים לתוך הרגיסטר rd. שימו לב, זיכרון המידע זהה לנלמד בקורס.

ענו על שני הסעיפים הבאים ב- **נכון / לא נכון** (הקיפו בעיגול) עם הסבר קצר – <u>לכל היותר</u> שורה אחת.

(בכל הטענות אנחנו מתייחסים למימוש של פקודת dam אמיתית ולא פסאודו-פקודה):

אחר הכנסת שינויים Single Cycle RISCV א- ניתן לממש את הפקודה על מעבד מסוג למסלול הנתונים ו/או לבקר ו/או הגדלת זמן המחזור של השעון.

#### הטבר: לא נכון, לא ניתן לגשת לזיכרון פעמיים במחזור שעון אחד.

ב- ניתן לממש את הפקודה על מעבד מסוג Pipelined RISCV לאחר הכנסת שינויים למסלול הנתונים ו/או לבקר ו/או הגדלת זמן המחזור של השעון.

#### .'הסבר: לא נכון, מאותה סיבה כמו בסעיף א

קיבלנו גם את התשובה נכון (עם ההסבר הבא <u>בלבד</u>): ניתן לממש את הפקודה ע"י הכנסת NOP ע"י המעבד כדי לעקב את הפקודות הבאות, והוספת MEM עבור פקודת dam בשלב ה-MEM.

שימו לב <u>שלמרות</u> שפתרון זה מאפשר לממש את הפקודה dam, הוא <u>איננו נכון</u> כי הוא סותר את העקרונות של pipeline מכיוון שבמעבד מצונר כל פקודה צריכה להשתמש בכל stage פעם אחת בלבד, בפתרון זה פקודת dam משתמשת בשלב הזיכרון פעמיים. (פתרון זה קיבל את כל הנקודות מכיוון שהוא פתרון יצירתי).

כעת נתמקד במעבד *MultiCycle RISCV* שבו <u>ניתו</u> לממש את הפקודה. מבין הטענות הבאות, הקף בעיגול את הטענות הנכונות (**שימו לב, ייתכן שיש יותר מטענה** אחת נכונה).

- ו. כדי לממש את הפקודה צריך לבצע שינויים במסלול הנתונים (שינוי חיבור חוטים / ותוכים (שינוי חיבור חוטים / REGISTERS או MUX).
- ii. <u>ניתו</u> לממש את הפקודה ע"י ביצוע שינויים בבקר כמו הוספת סיגנלי בקרה חדשים, אבל <u>אין צורך</u> בהוספת מצבים חדשים לבקר.
  - iii. כדי לממש את הפקודה חייבים לבצע שינויים בבקר כמו הוספת סיגנלי בקרה חדשים, בנוסף **יש צורך** בהוספת מצבים חדשים לבקר.

צריך להוסיף MUX בכניסה של ה- memory address ולכן גם סיגנלי בקרה, בנוסף צריך להוסיף MUX בכניסה של ה- memory access כי יש שתי גישות לזיכרון שכל אחת מתבצעת במחזור שעון נפרד.

ולכן הטענה הראשונה והשלישית נכונות והטענה השנייה לא נכונה.



## <u>שאלה 16 (7 נקודות)</u>

ענו על הסעיפים הבאים לגבי חריגות ופסיקות.

א- תנו דוגמה (אחת) לפסיקה הנגרמת ע"י גורם חיצוני:

שעון, קלט מהמשתמש דרך עכבר, מקלדת, כרטיס רשת ועוד.. טעויות נפוצות: שימו לב שנפילת חשמל אינה פסיקה, זו תקלה ©

ב- תנו דוגמה (אחת) לחריגה:

חילוק באפס, גלישה ב-ALU, גישה לא חוקית לזיכרון, stack over flow (ממועד א׳ ☺) ועוד..

ג- הסבירו <u>במשפט אחד</u> מהו ההבדל באופן <u>הטיפול</u> בחריגה לעומת <u>הטיפול</u> בפסיקה .*MultiCycle RISCV* 

בחריגה אנחנו עוצרים את הטיפול בפקודה וישר עוברים לטפל בחריגה (להריץ קוד של מערכת ההפעלה). לעומת זאת פסיקות נענות בסיום ביצוע פקודה, קודם כל אנחנו מסיימים להריץ את כל הפקודה ורק אז עוברים למערכת ההפעלה כדי לטפל בפסיקה.